11问答网
所有问题
当前搜索:
TTL门电路在高电平输入时
...一下在数字
电路
中,将TLL与非门的
输入
端接入
高电平
,可采取的方法有...
答:
根据其逻辑功能.当某输入端外接
高电平时
耐其逻辑功能无影响.根据这一特点应采用以下四种方法对于
TTL
与非门,只要
电路输入
端有低
电平输入
,输出就为高电平.只有输入端全部为高电平时.输出才为低电平。根据其逻辑功能.当某输入端外接高电平时耐其逻辑功能无影响.根据这一特点应采用以下四种方法对于...
数字电路判断
TTL门电路
和CMOS门电路的输出逻辑状态
答:
TTL门电路
的输入端悬空时相当于
高电平输入
输入端接有电阻时其电阻阻值大于1.4K时该端也相当于高电平电阻值小于0.8K时该端才是低电平。 而CMOS逻辑门电路输入端不管是接大电阻还是接小电阻该端都相当于低电平即地电位。按照这个原则判断很清晰了 ...
高电平
和低电平是什么意思
答:
高电平
的上升沿和下降沿的概念 1、上升沿 数字电路中,把电压的高低用逻辑电平来表示。逻辑电平包括高电平和低电平这两种。不同的元器件形成的数字电路,电压对应的逻辑电平也不同。在
TTL门电路
中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的电压规定为逻辑低电平,用数字0...
TTL门电路输入
端怎么处理?
答:
TTL或门、或非门:接低电平;接地;由
TTL输入
端的输入伏安特性可知,当输入端接小于IKΩ的电阻时输入端的电压很小,相当于接低电平,所以可以通过接小于IKΩ(500Ω)的电阻到地。CMOS 门电路一般是由MOS管构成,在使用CMOS
门电路时输入
端特别注意不能悬空 与门和与非门电路:多余输入端应采用
高电平
...
TTL门电路
,电源电压VCC为多少?
输入
端悬空意味什么?
答:
TTL门电路
中,电源电压VCC低电平0V,
高电平
+5V。
输入
端悬空属于多余输入端的处理范畴,悬空相当于接高电平(+5V),但悬空时对地呈现的阻抗很高,容易受到外界干扰。如果是CMOS电路的话,不用的输入端,不允许悬空的,必须按逻辑要求接Udd或Uss。否则不仅会造成逻辑混乱,而且容易损坏器件,与
TTL电路
不...
TTL
与非门的特性参数是什么?
答:
一般产品规定UON≤1.8V。4关门电平U(OFF):是保证输出电平为额定
高电平
(2.7V左右)时,允许输入低电平的最大值,表示与非门关断所允许的最大
输入电平
。一般产品要求UOFF≥0.8V。5扇入系数N(i):是指与非门的输入端数目。6扇出系数N(O):是指与非门输出端连接同类门的个数。反映了与非门的带负载...
TTL门电路输入
端分别接大电阻接地,小电阻接地,或空接,输入的是什么
电平
...
答:
在
TTL门电路
中,输入端的连接方式对其
输入电平
有着显著影响。当输入端接上大电阻(如2.5K欧)时,电路相当于
输入高电平
1;而接上小电阻(如0.7K欧)则相当于低电平0。若输入端不使用,通常不建议悬空,因为这可能导致高阻状态,易受外界干扰而变为低电平,所以一般通过电阻接地来稳定电平,或者加上...
对于
TTL门电路
,
输入
端悬空相当于什么
电平
?多余的输入端,在实际连接中应...
答:
高电平
。
TTL
或非门接地处理,TTL与非门可以悬空或接高电平。首先TTL与非门的两个
输入
端是一个具双发射极的三极管,悬空端A的电平受另一个输入端B钳制,因为它们是有同一个基极C,电压为B+0.7,A=C-0.7=B;Y=(AB)'=(BB)'=B'=(1B)'=B';所以选空端相当于接高电平。
普通
TTL门电路
输出高低
电平时
,输出级的晶体管工作在什么状态?
答:
这个取决于晶体管的位置。比如一个电阻串联在一个NPN管的e极,输出引脚也接在e极。这时要输出
高电平
,NPN管应该是导通状态。如果电阻串联在c极,要输出高电平,晶体管就应该是关断状态。
3、
TTL
或门、或非门中不用的
输入
端是否能够悬空或接
高电平
?为什么?
答:
TTL门电路
的内部结构决定了,其
输入
端子悬空时相当于该端子输入了一个
高电平
;或门电路是用于把多个输入逻辑值进行逻辑或操作的;或非门电路是 用于把多个输入逻辑值进行逻辑或操作、再进行取反操作的;所以,如果把TTL或门、或非门中不用的输入端悬空或接高电平,会导致TTL或门永远都输出1、或非门永远都...
<涓婁竴椤
1
2
3
4
5
6
7
8
9
10
涓嬩竴椤
灏鹃〉
其他人还搜
电阻接地是高电平还是低电平
ttl门电路高低电平怎么判断
高电平输入好还是高转低好
TTL门电路的高阻态
门电路接高电阻接地
什么叫高电平输入
哪些门电路可以将输出端并联使用
ttl门电路工作电压
ttl门电路接电阻接地