11问答网
所有问题
当前搜索:
TTL门电路在高电平输入时
什么是
高电平
和低电平?
答:
在
TTL门电路
中,把大于3.5伏的电压规定为逻辑
高电平
,用数字1表示;把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示。数字电平从低电平(数字“0”)变为高电平(数字“1”)的那一瞬间(时刻)叫作上升沿 。 2、
输入
低电平(Vil):保证逻辑门的输入为低
电平时
所允许的最大输入低...
ttl门
是什么
电路
答:
逻辑门是在集成电路(也称:集成电路)上的基本组件。逻辑功能:高、低电平可以分别代表逻辑上的“真”与“假”或二进制当中的1和0,从而实现逻辑运算。
ttl
、cmos集成逻辑门的逻辑功能和参数测试实验的步骤做
门电路
实验时电源就是它的
输入
信号,接为
高电平
、接-为低电平,悬空一般视为高电平。首先,找...
TTL 门电路输入
端分别接大电阻接地,小电阻接地,或空接,输入的是什么电...
答:
简要说:R>2.5K欧 输入相当于1;R<0.7K欧输入相当于0;R在这两者之间,一般不允许。
TTL输入
端如果不用,也不要悬空,不接电阻为
高电平
,但因为是高阻,很容易被干扰成低电平,一般是通过电阻到地,使之成为低电平或加上拉电阻到电源成为可靠的高电平。当A端接上电阻
的时候
,电流从+Ec,经过R1...
为什么
TTL门电路输入
端悬空或者通过大电阻接地时相当于
高电平
?
答:
TTL输入
端是内部三极管发射极,其内部有基极上拉电阻,因此TTL输入端接低
电平时
有电流通过·输入端入地,这样才能输入低电平逻辑;如果输入端接大电阻或开路,输入端就会产生较大的电压降,当这个电压降接近或高于3.6V,TTL就会认为是
输入高电平
。
...
TTL
与非门
电路
的输入端悬空时,相当于
高电平输入
?
答:
在实际电路中,与非门和空闲与非门的
输入
引脚应连接到
高电平
(即通过电阻连接到电源的正电压)。进入数字
门电路
章节。首先,
TTL
与非门的两个输入端是一个带有两个发射器的三极管,并且悬浮端子a的电平被另一个输入端子B钳制,因为它们具有相同的基极C,电压为B+0.7,a=C-0.7=B;y=(AB)'...
ttl门电路高
阻态是什么
答:
ttl门电路
高阻态是
高电平
,高阻态是一个数字电路里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再
输入
下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,随它后面接的东西定的。在电子学中,高阻态(英语...
TTL
逻辑
门电路
的典型
高电平
值是多少?
答:
TTL电平
: 输出高电平>2.4V,输出低电平<0.4V。在室温下,一般输出高电平是3.5V,输出低电平是0.2V。最小
输入高电平
和低电平:输入高电平>=2.0V,输入低电平<=0.8V,噪声容限是0.4V。参考资料:http://wenku.baidu.com/view/fb96dd2558fb770bf78a55dc.html ...
用
ttl门
如何实现线与逻辑?
答:
可用集电极开路门(OC门)或三态门(TS门)来实现,用OC门实现线与,应同时在输出端口加一个上拉电阻。线与逻辑,即两个输出端(包括两个以上)直接互连就可以实现“AND”的逻辑功能。在总线传输等实际应用中需要多个门的输出端并联连接使用,而一般
TTL门
输出端并不能直接并接使用,否则这些门的输出管...
...
门电路
的输入端悬空时可看作
高电平输入
,不用的输入端应如何处理...
答:
【答案】:输入端悬空时,VCC经R1和T1集电极给T2提供基极电流,T2导通,即相当于
输入高电平
。不用的输入端应接高电平。
TTL门电路输入
端悬空时视为
高电平
用万用表测量其电压时读数为多少...
答:
这是反相器的内部
电路图
,三极管只有饱和导通与可靠截止两个状态。
输入
端开路等效为
高电平
,输出是低电平。从末级三极管反推到输入端的状态。T1 等效为两个二极管,基极是二极管的正极。http://zhidao.baidu.com/question/2268239183188922188
<涓婁竴椤
1
2
3
4
5
6
7
8
9
10
涓嬩竴椤
灏鹃〉
其他人还搜
输入电平
TTL门电路在高电平输入时