74LS74、74LS112各个引脚分别代表什么信号输入

74LS74、74LS112各个引脚分别代表什么信号输入。拒绝粘贴

一、74LS74

74为2个D触发器,1脚为第一个触发器的复位端低电平有效,2脚为D1,3脚为第一个触发器的时钟CP1,4脚为第一个触发器的置位端低电平有效,5脚为Q1,6脚为Q1\,7脚接地GND。

8脚为Q2\,9脚为Q2,10脚为第二个触发器的置位端低电平有效,11脚为第二个触发器的时钟CP2,12脚为D2,13脚第二个触发器的复位端低电平有效,14脚为电源VCC。

二、74LS112

112是2JK触发器,第一引脚是第一个触发器的时钟脉冲CP1,2脚是K1,3脚是J1,4脚是置位端,低电平有效(即4脚为低时输出位高),5脚为Q1,6脚为Q1\,7脚为第二个触发器的反输出Q2\。

8脚接地,9脚为Q2,10脚为第二个出发器的置位端,11为J2,12为K2,13为第二个触发器的时钟脉冲CP2,14为第二个触发器的复位端低电平有效(即14脚为低时输出位低),15为第一个触发器的复位的,16为电源VCC。

扩展资料

主从RS触发器的状态转移真值表、激励表、状态转移图、特征方程及约束条件与同步RS触发器相同,只不过触发器翻转被控制在CP脉冲的下降沿,在作工作波形图时应加以区分。综上所述,对主从RS 触发器归纳为以下几点:

1、主从RS触发器具有置位、复位和保持(记忆)功能; 

2、由两个受互补时钟脉冲控制的主触发器和从触发器组成,二者轮流工作,主触发器的状态决定从触发器的状态,属于脉冲触发方式,触发翻转只在时钟脉冲的下降沿发生; 

3、主从RS触发器存在约束条件,即当R=S=1时将导致下一状态的不确定。

参考资料链接:百度百科-RS触发器

参考资料链接:百度百科-触发器

温馨提示:答案为网友推荐,仅供参考
第1个回答  2019-06-07

74为2个D触发器,1脚为第一个触发器的复位端低电平有效,2脚为D1,3脚为第一个触发器的时钟CP1,4脚为第一个触发器的置位端低电平有效,5脚为Q1,6脚为Q1\,7脚接地GND,8脚为Q2\,9脚为Q2,10脚为第二个触发器的置位端低电平有效,11脚为第二个触发器的时钟CP2,12脚为D2,13脚第二个触发器的复位端低电平有效,14脚为电源VCC。

112是2JK触发器,第一引脚是第一个触发器的时钟脉冲CP1,2脚是K1,3脚是J1,4脚是置位端,低电平有效(即4脚为低时输出位高),5脚为Q1,6脚为Q1\,7脚为第二个触发器的反输出Q2\,8脚接地,9脚为Q2,10脚为第二个出发器的置位端,11为J2,12为K2,13为第二个触发器的时钟脉冲CP2,14为第二个触发器的复位端低电平有效(即14脚为低时输出位低),15为第一个触发器的复位的,16为电源VCC。

74LS112和74LS76都是双J-K触发器。

触发器的优点如下:

1、触发器是自动的:它们在对表的数据作了任何修改(比如手工输入或者应用程序采取的操作)之后立即被激活。

2、触发器可以通过数据库中的相关表进行层叠更改。例如,可以在 titles 表的 title_id 列上写入一个删除触发器,以使其它表中的各匹配行采取删除操作。该触发器用 title_id 列作为唯一键,在 titleauthor、sales 及 roysched 表中对各匹配行进行定位。

3、触发器可以强制限制,这些限制比用 CHECK 约束所定义的更复杂。与 CHECK 约束不同是,触发器可以引用其它表中的列。例如,触发器可以回滚试图对价格低于 10 美元的书(存储在 titles 表中)应用折扣(存储在 discounts 表中)的更新。

扩展资料

引脚信号的极性:

单极性信号,就是或只有正信号,或只有负信号。双极性信号,就是既有正信号,也有负信号。

单极性:表示只有单一极性电平的脉冲信号,如: +5V(或-5V)。

双极性:表示具有双向极性电平的脉冲信号,如: +5V与-5V。

触发器有如下作用:

1、可在写入数据表前,强制检验或转换数据。

2、触发器发生错误时,异动的结果会被撤销。

3、部分数据库管理系统可以针对数据定义语言(DDL)使用触发器,称为DDL触发器。

4、可依照特定的情况,替换异动的指令 (INSTEAD OF)。

参考资料来源:百度百科-触发器

本回答被网友采纳
第2个回答  推荐于2017-11-28
112是2JK触发器,第一引脚是第一个触发器的时钟脉冲CP1,2脚是K1,3脚是J1,4脚是置位端,低电平有效(即4脚为低时输出位高),5脚为Q1,6脚为Q1\,7脚为第二个触发器的反输出Q2\,8脚接地,9脚为Q2,10脚为第二个出发器的置位端,11为J2,12为K2,13为第二个触发器的时钟脉冲CP2,14为第二个触发器的复位端低电平有效(即14脚为低时输出位低),15为第一个触发器的复位的,16为电源VCC。
74为2个D触发器,1脚为第一个触发器的复位端低电平有效,2脚为D1,3脚为第一个触发器的时钟CP1,4脚为第一个触发器的置位端低电平有效,5脚为Q1,6脚为Q1\,7脚接地GND,8脚为Q2\,9脚为Q2,10脚为第二个触发器的置位端低电平有效,11脚为第二个触发器的时钟CP2,12脚为D2,13脚第二个触发器的复位端低电平有效,14脚为电源VCC。
注意在实际使用是两个芯片的置位和复位端都要接高电平。本回答被网友采纳
第3个回答  2011-11-29
去电子发烧友里找